PTS – Uma Arquitetura de Alto Desempenho para Sistemas de Telecomunicações

  • J. H. Zilberberg CpqD / TELEBRÁS
  • Artur Pestana CpqD / TELEBRÁS
  • Eliso Cavalli CpqD / TELEBRÁS

Resumo


Este trabalho apresenta uma estrutura de Processamento Paralelo aplicável aos elementos que requerem alta capacidade de elaboração em uma arquitetura de rede inteligente. Descreve em particular, a estrutura de processamento para um Ponto de Transferência de Sinalização(PTS).

Referências

Especificação do Sistema Operacional PP-SO/P - TELEBRAS, 1986.

Especificação do Sistema Operacional S, CPqD - TELEBRÁS, 1990.

J.H.Zilberbereg, J.B.Bayão, C.C. Araújo, "Estrutura de Processamento Paralelo de uma Central Integrada Multiserviços - CIMS", II Simpósio Brasileiro de Arquitetura de Computadores - Processamento Paralelo.

A.Pestana, E.Cavalli. "Processador Paralelo P3", II Simpósio Brasileiro de Arquitetura de Computadores - Processamento Paralelo.

Conceito de Rede Inteligente - Relatório grupo de estudo: CPqD - TELEBRÁS, 1990.

K.Mani Chandy, Jayadev Misra - Parallel Program Design - Addison - Wesley Publishing Company.

M. Feilmeier G. Soubert U.Schendel Editors - Parallel Computing 85 - Nortn - Holland.
Publicado
07/11/1990
Como Citar

Selecione um Formato
ZILBERBERG, J. H.; PESTANA, Artur; CAVALLI, Eliso. PTS – Uma Arquitetura de Alto Desempenho para Sistemas de Telecomunicações. In: INTERNATIONAL SYMPOSIUM ON COMPUTER ARCHITECTURE AND HIGH PERFORMANCE COMPUTING (SBAC-PAD), 3. , 1990, Rio de Janeiro/RJ. Anais [...]. Porto Alegre: Sociedade Brasileira de Computação, 1990 . p. 314-329. DOI: https://doi.org/10.5753/sbac-pad.1990.23126.