T&D-Bench2 – Um Ambiente de Modelagem de Processadores

  • Sandro Neves Soares UCS
  • Flávio Rech Wagner UFRGS

Resumo


Este artigo apresenta o T&D-Bench2, um ambiente para o desenvolvimento de modelos de simulação de processadores do estado da arte a serem usados, preferencialmente, no ensino. O T&D-Bench2 concilia a flexibilidade existente em ambientes de projeto de processadores, usando HDLs ou ADLs, no que diz respeito às inúmeras alternativas arquiteturais que podem existir nestes processadores, com os recursos especializados de interação, tanto na concepção do modelo como na sua execução, existentes em ambientes de ensino.

Referências

D.Becker, J.C.Otero, F.R.Wagner. "T&D-Bench: An Environment for Modeling and Simulating Complex Processor Architectures". Submetido ao SBAC-PAD'2002.

V. Zivojnovic, S. Pees, H. Meyr. ''LISA - machine description language and generic model for HW/SW codesign". In Proceedings of the IEEE Workshop on VLSI Signal Processing, San Francisco, Oct. 1996.

P. Grun, A. Halambi, A. Khare, V. Ganesh, N. Dutt, A. Nicolau. "EXPRESSION: An ADL for System Level Design Exploration". Technical Report #98-29, Setembro de 1998. Disponível por www em http://www.ics.uci.edu/-aces/.

AUSTIN, Todd M., A User's and Hacher's Guide to the SimpleScalar Architectural Research Tool Set (for tool set release 2.0). Disponível por WWW em [link] (28 dez. 1999).

PAI, Vijay S.; PARTHASARATHY, Ranganathan; ADVE, Sarita V.. RSIM: An Execution-Driven Simulator for ILPBases Shared-Memory Multiprocessors and Uniprocessors. IEEE Computer Society Technical Comittee on Computer Architecture Newsletter, p. 32-38, Set. 1997.

LARUS, James R.. SPIM S20: A MIPS R2000 Simulator. Disponível por WWW em [link] (26 dez. 1999).

WOLFF, Mark; WILLS, Linda. SATSim: A Superscalar Architecture Trace Simulator Using Interactive Animation. IEEE Computer Society Technical Comittee on Computer Architecture Newsletter, p. 23-26, Set. 2000.

GRÜNBACHER, Herbert. WinDLX Tutorial - A first example. Disponível por E-mail em maziar@vlsivie.tuwien.ac.at

ADAMS, George. DLXview - (Preliminary) User's Manual. Disponível por WWW em http://yara.ecn.purdue.edu/-teamaaa/dlxview (28 dez. 1999).

VERPLAETSE. Peter. ESCAPE v1.1 Manual. Disponível por WWW em http://www.elis.rug.ac.be/escape (27 dez. 1999).

DJORDJEVIC, Jovan: MILENKOVIC, Aleksandar: GRBANOVIC, Nenad. An Integrated Environment for Teaching Computer Architecture. IEEE Micro, p. 66-74, May-June 2000.

IBBETT, Roland N.. Hase DLX Simulation Model. IEEE Micro, p. 57-65, May-June 2000.

PATTERSON, David A; HENNESSY, John L.. Computer Architecture A Quantitative Approach. Morgan Kaufmann Publishers, lnc, 1996. 760p.
Publicado
28/10/2002
SOARES, Sandro Neves; WAGNER, Flávio Rech. T&D-Bench2 – Um Ambiente de Modelagem de Processadores. In: SIMPÓSIO EM SISTEMAS COMPUTACIONAIS DE ALTO DESEMPENHO (SSCAD), 3. , 2002, Vitória. Anais [...]. Porto Alegre: Sociedade Brasileira de Computação, 2002 . p. 24-31. DOI: https://doi.org/10.5753/wscad.2002.20757.