Um Simulador Dataflow Implementado em uma Rede de Transputers

  • Álvaro Garcia Neto USP / Universidade de Manchester
  • A. P. W. Bohm Universidade de Manchester
  • P. C. Kallstrom Universidade de Manchester

Resumo

Um simulador "dataflow" está sendo desenvolvido para execução em um processador paralelo baseado em transputers (T-Rack). Uma discussão sobre a necessidade de simuladores paralelos é feita, e um modelo computacional restrito (DF-1) é definido. O projeto Percival e alguns de seus produtos, um processador MIMD e um ambiente de programação Occam são descritos, bem como detalhes de implementação e primeiros resultados.

Referências

Gurd, J., Kirkham, C.C., Bohm, A.P.W., "The Manchester Dataflow Computing System", Special Topics in Supercomputing 1, North-Holland, Janeiro, 1987.

Teo, Y.M., "Performance Evaluation of a Heterogeneus Multi-Ring Dataflow Machine", Tese de Mestrado, Departamento de Computação, Universidade de Manchester, 1987.

Gurd, J.R., Watson., I, "Data Driven System for High Speed Parallel Computing - Part 2: Hardware Design", Computer Design, 9(7), julho, 1980.

INMOS Ltd: Transputer Reference Manual, la. Edição,, INMOS Ltd, 1000 Aztec West, Almondsbury, Bristol, BS12 4SQ, Grã Bretanha, 1984.

May, D., Shepperd, R., "Occam and the Transputer" in Proceedings Workshop on Hardware-Supported of Concurrent Languages in Distributed Systems, IFIP WG10.3, North Holland, pp 19-33, outubro, 1984.

Hoare, C.A.R., "Communicating Sequential Processes", Communications of the ACM, pp 666-667, agosto, 1978.

Logica Cambridge Ltd, "Transputer Development System for Sun Workstations, versão 1.5, Logica Cambridge Ltd, 104 Hills Rd, Cambridge CB2 1LQ, Grã Bretanha, novembro, 1987.

Peacock, J.K., Wong, J.W. e Manning, E.G., "Distributed Simulation Using a Network of Processors", Computer Networks 3, pp 44-56, 1979.
Publicado
1988-09-26
Como Citar
GARCIA NETO, Álvaro; BOHM, A. P. W.; KALLSTROM, P. C.. Um Simulador Dataflow Implementado em uma Rede de Transputers. Anais do International Symposium on Computer Architecture and High Performance Computing (SBAC-PAD), [S.l.], p. 130-135, set. 1988. ISSN 0000-0000. Disponível em: <https://sol.sbc.org.br/index.php/sbac-pad/article/view/23528>. Acesso em: 18 maio 2024. doi: https://doi.org/10.5753/sbac-pad.1988.23528.