SUMUS – BImicroprocessador

  • João C. Netto UFRGS
  • Altamiro A. Suzim UFRGS
  • R. Telichevesky UFRGS
  • T. Wagner UFRGS

Resumo


Esta comunicação objetiva descrever o projeto de um multiprocessador desenvolvido na UFRGS.Composto de 2 processadores mc68000 e um processador de I/O, o sistema possui uma memória global e 2 memórias locais, uma para cada processador. Já em funcionamento,estão sendo implementados sobre o SUMUS 2 sistemas, uma máquina Pascal e uma máquina LISP,que possuirão melhor desempenho quando executados neste multiprocessador.

Referências

SUMUS -Projeto Bimicroprocessador;XIX Congresso Nacional de Informática;Rio de Janeiro-RJ,1986

SUMUS -Projeto BI-Microprocessador;XIII SEMISH,VI Congresso da Sociedade Brasileira de Computação;Olinda-Recife,1986

A Implementação da Máquina Pascal Concorrente no Ambiente de Multiprocessamento de Máquina Micro-Bis;XIII SEMISH,VI Congresso da SBC;Olinda-Recife,1986

0 Sistema de Entrada e Saída da Máquina Micro-Bis;XIII SEMISH,VI Congresso da SBC:Olinda-Recife,1986.

A Hierarchical Design Metodology for Multiple Microprocessor System; Microprocessing and Microprogramming,The Euromicro Journal-Nov,Dec 1985

Mc68000,Systems Design Module User's Guide

Mc68000 - 16 bit microprocessing unit

MOS Memory data book
Publicado
13/05/1987
NETTO, João C.; SUZIM, Altamiro A.; TELICHEVESKY, R.; WAGNER, T.. SUMUS – BImicroprocessador. In: INTERNATIONAL SYMPOSIUM ON COMPUTER ARCHITECTURE AND HIGH PERFORMANCE COMPUTING (SBAC-PAD), 1. , 1987, Gramado/RS. Anais [...]. Porto Alegre: Sociedade Brasileira de Computação, 1987 . p. 65-67. DOI: https://doi.org/10.5753/sbac-pad.1987.23561.