Uma Arquitetura com Processamento Paralelo para Computação Incremental

  • João Benedito Diehl INPE
  • Eduardo Whitaker Bergamini INPE

Resumo


Descrição de uma arquitetura multiprocessadora e de sua organização funcional básica que realiza um Computador Incremental, dotado de recursos de processamento paralelo, para aplicação na solução numérica de sistemas de equações. São também apresentados resultados obtidos com a implementação da referida arquitetura na construção de um protótipo de Computador Incremental.

Referências

BERGAMINI, E.W.; "The Backward-Difference Digital Differential Analyser as a Tool for Signal Processing", Proceedings of the UKSC Conference on Computer Simulation, Chester, England, 1978.

BOWEN, B.A.; BUHR, R.J.A.; "The Logical Design of Multiple - Microprocessor Systems", Prentice Hall, 1980.

MAYOROV, F.V.; "Electronic Digital Integrating Computers", London Iliffe,1964.

MISSAWA, M.; "Critérios para Otimização do Fluxo de Processamento em um Modelo de Computador Incremental com Recursos de Multiprocessamento". Tese de Mestrado - INPE - 1984.

NILSEN, R.N.; "An Investigation of High Resolution Digital Differential Analysers", University of Southern California, Electronic Sciences Laboratory Report, USCEE-272, 1968.

SIZER, T.R.H.; "The Digital Differential Analyser". Longon, Chapman and Hall, 1968.
Publicado
13/05/1987
DIEHL, João Benedito; BERGAMINI, Eduardo Whitaker. Uma Arquitetura com Processamento Paralelo para Computação Incremental. In: INTERNATIONAL SYMPOSIUM ON COMPUTER ARCHITECTURE AND HIGH PERFORMANCE COMPUTING (SBAC-PAD), 1. , 1987, Gramado/RS. Anais [...]. Porto Alegre: Sociedade Brasileira de Computação, 1987 . p. 115-128. DOI: https://doi.org/10.5753/sbac-pad.1987.23567.